上拉电阻上拉电阻:
1、当TTL 电路(晶体管-晶体管逻辑电路)驱动COMS(由P 沟道型和N 沟道型MOS 场效应管构成的互补电路形式)电路时,如果TTL 电路输出的高电平低于COMS 电路的最低高电平(一般为3.5V),这时就需要在TTL 的输出端接上拉电阻,以提高输出高电平的值。
2、OC 门电路必须加上拉电阻,才能使用。(OC 门即集电极开路输出,此门平时为三态)
3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
4、在COMS 芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。
6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。
7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。
下拉电阻的设定的原则和上拉电阻是一样的。
上拉电阻,下拉电阻.pdf
(799.16 KB, 下载次数: 28)
上拉电阻下拉电阻的总结.pdf
(515.71 KB, 下载次数: 15)
|